Implementação e avaliação de máquinas de comitê em um ambiente com múltiplos processadores embarcados em um único chip
AUTOR(ES)
Danniel Cavalcante Lopes
DATA DE PUBLICAÇÃO
2009
RESUMO
O número de aplicações baseadas em sistemas embarcados cresce significativamente a cada ano. Isso se deve ao fato de que, apesar de sistemas embarcados possuírem restrições e unidades de processamento simples, o desempenho desses tem melhorado a cada dia. Entretanto a complexidade das aplicações também cresce, fazendo com que sempre exista a necessidade de um desempenho melhor. Portanto, apesar dessa evolução, existem casos, nos quais, um sistema embarcado com uma única unidade de processamento não é suficiente para realizar o processamento das informações em tempo hábil. Para melhorar o desempenho destes sistemas, pode-se analisar a implementação de soluções com processamento paralelo e assim utilizar-los em aplicações mais complexas que exigem um alto desempenho. A idéia é avançar além das aplicações que já utilizam sistemas embarcados, explorando a utilização de um conjunto de unidades de processamento cooperando entre si para execução de um algoritmo inteligente. O número de trabalhos existentes nas áreas de processamento paralelo, sistemas inteligentes e sistemas embarcados é grande. Entretanto, trabalhos que unam essas três áreas para a solução de algum tipo de problema são reduzidos. Diante deste contexto, esse trabalho teve como objetivo utilizar ferramentas disponíveis para arquiteturas FPGA, desenvolvendo uma plataforma com múltiplos processadores para utilização em problemas de processamento inteligente com redes neurais artificiais
ASSUNTO(S)
processamento paralelo embedded systems sistemas embarcados artificial neural networks redes neurais artificiais parallel processing engenharia eletrica
Documentos Relacionados
- Monitoramento do fluxo de controle de processadores embarcados baseado em profiling de software
- Javal: modelo de ambiente de avaliação remota multiagente baseada em tutores embarcados
- Implementação e avaliação de métodos para confiabilidade de redes intra-chip
- Implementação de reguladores auto-ajustaveis em pequenos processadores
- Uma maquina virtual para ADA num sistema com multiplos processadores